DPG Phi
Verhandlungen
Verhandlungen
DPG

Mainz 2004 – scientific programme

Parts | Days | Selection | Search | Downloads | Help

T: Teilchenphysik

T 301: Halbleiterdetektoren IV

T 301.2: Talk

Tuesday, March 30, 2004, 16:15–16:30, RW 3

Der Front-End Chip für den ATLAS Pixel Detektor — •Ivan Peric1, Laurent Blanquart2, Giacomo Comes1, Kevin Einsweiler2, Peter Fischer1, Emanuele Mandelli2 und Gerrit Meddeler21Physikalisches Institut, Nußallee 12, 53115 Bonn — 2Lawrence Berkeley National Laboratory, 1 Cyclotron Road, Berkeley, CA, 94720, USA

Für den ATLAS Pixelchip wurden mehreren Iterationen des Verstärkungs- und Auslesechips (FE-Chip) entwickelt. Nach strahlenweichen Vorläufern und Chips in DMILL Technologie wurden erfolgreiche strahlenharte Designs in 0.25 µ m Technologie realisiert und in drei Iterationen (FE-I1, FE-I2, FE-I3) zum Produktionschip für ATLAS geführt. Der Chip erfühlt alle strengen Anforderungen (bezüglich Strahlentoleranz, Geschwindigkeit, Pixelhomogenität...) für einen sicheren zehnjährigen Betrieb im Pixeldetektor, nahe am Wechselwirkungspunkt. Die Architektur und einige interessante Schaltungsdetails dieses FE-I Chips werden beschrieben und Messungen vorgestellt.

100% | Mobile Layout | Deutsche Version | Contact/Imprint/Privacy
DPG-Physik > DPG-Verhandlungen > 2004 > Mainz