DPG Phi
Verhandlungen
Verhandlungen
DPG

München 1997 – wissenschaftliches Programm

Bereiche | Tage | Auswahl | Suche | Downloads | Hilfe

T: Teilchenphysik

T 610: Datennahme und Trigger III

T 610.5: Vortrag

Donnerstag, 20. März 1997, 18:30–18:45, 214

HELIX128 & SUFIX: Integrierte Schaltungen für die Auslese der HERA-B Mikrostreifenzähler — •U. Trunk1, T. Beckmann2, J. Boelsems2, W. Fallot-Burghardt1, M. Feuerstack-Raible2, F. Eisele2, B. Glass2, W. Hofmann1, A. Hölscher2, J. Kaplon3, M. Keller2, K.T. Knöpfle1, E. Sexauer1 und U. Straumann21Max-Planck-Institut für Kernphysik, Heidelberg — 2Universität Heidelberg — 3CERN

Das Frontend des HERA-B Siliziumvertexdetektors und des Inner Tracker Detektors besteht aus zwei Chips: dem HELIX128 Auslesechip und dem SUFIX Steuer- und Kontrollchip. Der in AMS 0.8µm CMOS gefertigte HELIX128 verfügt über 128 Kanäle. Jeder Kanal besteht aus einem rauscharmen Verstärker, einem getakteten Komparator zur Gewinnung eines Triggersignals und einem 128 Stellen tiefen analogen Speicher. Getriggerte Ereignisse werden über einen Multiplexer seriell ausgelesen.

Der SUFIX Chip besitzt programmierbare Spannungs- und Stromquellen für die Signalshaping-Kontrollspannungen des HELIX und für dessen Ruheströme. Weiterhin erlaubt der SUFIX, die Verzögerungszeit der HELIX-Pipeline einzustellen, die Synchronizität mehrerer HELIX Chips zu überwachen und Testpulse zu erzeugen. Der SUFIX wird über eine serielle Schnittstelle programmiert.

Es werden Konstruktionsmerkmale und Meßergebnisse beider Chips vorgestellt.

100% | Mobil-Ansicht | English Version | Kontakt/Impressum/Datenschutz
DPG-Physik > DPG-Verhandlungen > 1997 > München