Parts | Days | Selection | Search | Downloads | Help

T: Teilchenphysik

T 310: Datennahme und Trigger III

T 310.5: Talk

Tuesday, March 24, 1998, 17:20–17:35, HS D

Charakterisierung des Auslesechips HELIX 128 für HERA-B — •Edgar Sexauer — Max-Planck-Institut für Kernphysik, Saupfercheckweg 1, 69117 Heidelberg

Der CMOS-Chip HELIX128S-2.1 wurde als Auslesechip für das innere Spurkammersystem sowie für den Siliziumvertexdetektor des Experiments HERA-B im ASIC-Labor Heidelberg entwickelt. Er besteht aus 128 Eingangskanälen mit ladungsempfindlichem Vorverstärker, nachfolgendem Pulsformer, Trigger-Komparator sowie einem analogen Zwischenspeicher mit einer Speichertiefe von 136 Zellen. Die gespeicherten Signale werden verstärkt und in Form eines seriellen analogen Stromsignals ausgegeben. Der Chip enthält die für den Betrieb notwendigen Spanungs- und Stromquellen. Diese können über ein serielles Interface eingestellt werden. Die hier vorgestellte Version des HELIX128 dient als Auslesechip für den HERA-B Vertexdetektor im Jahr 1998. Es werden Meßergebnisse präsentiert sowie Ergebnisse von Serientests dargestellt.

100% | Screen Layout | Deutsche Version | Contact/Imprint/Privacy
DPG-Physik > DPG-Verhandlungen > 1998 > Freiburg