DPG Phi
Verhandlungen
Verhandlungen
DPG

Dresden 2000 – wissenschaftliches Programm

Bereiche | Tage | Auswahl | Suche | Downloads | Hilfe

T: Teilchenphysik

T 503: Halbleiterdetektoren 3

T 503.1: Vortrag

Donnerstag, 23. März 2000, 10:15–10:30, H\,03

Die MEPHISTO-Architektur für VLSI Auslesechips — •Peter Fischer — Physikalisches Institut, Universität Bonn, Nussallee 12, 53115 Bonn

Vielkanal - Auslesechips für Silizium Streifendetektoren oder MSGCs benutzen oft interne Pipelines, um die Trefferinformation bis zur Ankunft eines Triggersignals zwischenzuspeichern. Dies kann bei langen Triggerverzögerungen zu großen (und daher teuren) Chips führen. Im hier vorgestellten MEPHISTO-Auslesekonzept werden die getroffenen Kanäle in Echtzeit bestimmt und nur die Treffer bis zur Ankunft des Triggersignals zwischengespeichert. Bei kleinen bis mittleren Belegungsdichten wird dadurch viel Speicher eingespart. Ein Betrieb ganz ohne Trigger ist einfach möglich. Die Vor- und Nachteile des Konzeptes werden diskutiert und ein MEPHISTO-Chip mit 128 Kanälen vorgestellt.

100% | Mobil-Ansicht | English Version | Kontakt/Impressum/Datenschutz
DPG-Physik > DPG-Verhandlungen > 2000 > Dresden