DPG Phi
Verhandlungen
Verhandlungen
DPG

Dresden 2000 – wissenschaftliches Programm

Bereiche | Tage | Auswahl | Suche | Downloads | Hilfe

T: Teilchenphysik

T 503: Halbleiterdetektoren 3

T 503.6: Vortrag

Donnerstag, 23. März 2000, 11:30–11:45, H\,03

Entwicklung eines Auslesechips für LHCb — •Edgar Sexauer1, Karl-Tasso Knöpfle1, Michael Schmelling1, Martin Feuerstack-Raible2, Niels van Bakel3, Jo van den Brand3, Neville Harnew4 und Nigel Smale41Max-Planck-Institut für Kernphysik, Heidelberg — 2Physikalisches Institut der Universität Heidelberg — 3NIKHEF Amsterdam — 4University of Oxford

Für den Vertexdetektor, den inneren Spurdetektor sowie für den RICH des LHCb-Experiments am CERN wird im ASIC-Labor Heidelberg ein Auslesechip entwickelt. Der Chip wird in einem 0,25um CMOS-Prozess hergestellt und besteht aus 128 rauscharmen, ladungsempfindlichen Vorverstärkern mit anschliesenden Pulsformern, einem analogen Zwischenspeicher und einem Multiplexer, der getriggerte Ereignisse seriell ausgibt. Da die erwartete kumulierte Strahlendosis des Chips im Vertexdetektor 10MRad beträgt, wurden spezielle Techniken zur Erhöhung der Strahlungstoleranz angewandt. Es wird das Konzept des Auslesechips vorgestellt. Für eine erste Submission wurden Prototypen von Eingangsstufen für den Vertexdetektor sowie Strom- und Spannungsquellen entwickelt. Die Schaltungs- und Layouttechniken dieser Baugruppen werden erläutert sowie Messergebnisse mit Simulationen und den Anforderungen des LHCb-Experimentes verglichen.

100% | Mobil-Ansicht | English Version | Kontakt/Impressum/Datenschutz
DPG-Physik > DPG-Verhandlungen > 2000 > Dresden