Parts | Days | Selection | Search | Downloads | Help

T: Teilchenphysik

T 703: Halbleiterdetektoren V

T 703.7: Talk

Wednesday, March 9, 2005, 15:35–15:50, TU H112

Entwicklung eines DEPFET Prototypsystems für einen Linear Collider Vertexdetektor — •Robert Kohrs1, L. Andricek2, P. Fischer3, M. Harter3, M. Karagounis1, H. Krüger1, G. Lutz2, H.G. Moser2, I. Peric3, L. Reuen1, R.H. Richter2, C. Sandow1, L. Strüder2, J. Treis2, M. Trimpl1 und N. Wermes11Universität Bonn, Physikalisches Institut, Nussallee 12, 53115 — 2MPI Halbleiterlabor, Otto-Hahn-Ring 6, 81739 München — 3Universität Mannheim, Technische Informatik, D7, 68131

Für den Einsatz an einem zukünftigen e+e – Linearbeschleuniger ermöglichen die exzellenten Rauscheigenschaften von DEPFET Pixelstrukturen den Bau von sehr dünnen Detektoren mit einer hohen Ortsauflösung und geringem Leistungsverbrauch. Darüber hinaus ist hier die erforderliche hohe Auslesegeschwindigkeit von 50 MHz pro Zeile eine der Herausforderungen. Ein USB-basiertes Prototypsystem wurde entwickelt, bestehend aus einer neuen DEPFET Matrix (64 x 128 Pixel), schnellen Switcherchips für eine zeilenweise Auslese und dem schnellen, strombasierten Auslesechip CURO 2. Als zentraler Baustein des Systems kommt ein Xilinx-FPGA (Spartan 3) zum Einsatz, der u. a. für die Kommunikation mit den Chips verantwortlich ist und durch einen Software-programmierbaren Sequenzer eine schnelle und variable Auslese ermöglicht. Das System und Messungen zur Performance werden vorgestellt.

100% | Screen Layout | Deutsche Version | Contact/Imprint/Privacy
DPG-Physik > DPG-Verhandlungen > 2005 > Berlin